加快產品設計時程提升DSP效能 FPGA協同處理器扮要角

作者: Tom Hill
2006 年 11 月 24 日
各種高效能DSP平台一向都採用通用型DSP處理器來執行以C語言開發的演算法,而現今為提升DSP整體效能,亦有採用以FPGA協同處理器的作法,此種方案無論在效能、功耗、以及成本方面均具有顯著的優勢,並可加快產品設計開發的流程,加快產品進入市場的腳步。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

發揮電路導向布局優勢 客製化IC布局彈指實現

2011 年 07 月 11 日

實體層規格大翻新 802.11ac傳輸率三級跳

2012 年 09 月 08 日

自駕車前景佳 ADAS解決方案大舉出籠

2016 年 09 月 11 日

智慧建築應用腳步加快 BIoT創新技術扮要角

2019 年 11 月 21 日

運算資源使用/分配慎行 雲端EDA縮短晶片上市時程

2021 年 10 月 14 日

延長通電前電池壽命 RPM電源設計有訣竅

2022 年 11 月 07 日
前一篇
百利通半導體發表新款高性能PCIE TO PCIX橋接晶片
下一篇
凌力爾特2×2毫米DFN封裝提供達500毫安培電流